Language: 英語 | 日本語 || ログイン |

1 件の該当がありました. : このページのURL : HTML

天木健彦, 橋本昌宜, 密山幸男, 尾上孝雄, "確率的動作モデルを用いたオシレータベース真性乱数生成回路のワーストケース設計手法," 電子情報通信学会 VLSI設計技術研究会, VLD2012-154, pp. 99--104, 2013年3月.
ID 340
分類 研究会・全国大会等
タグ
表題 (title) 確率的動作モデルを用いたオシレータベース真性乱数生成回路のワーストケース設計手法
表題 (英文)
著者名 (author) 天木健彦,橋本昌宜,密山幸男,尾上孝雄
英文著者名 (author) 天木健彦,橋本昌宜,密山幸男,尾上孝雄
キー (key) 天木健彦,橋本昌宜,密山幸男,尾上孝雄
定期刊行物名 (journal) 電子情報通信学会 VLSI設計技術研究会
定期刊行物名 (英文)
巻数 (volume)
号数 (number) VLD2012-154
ページ範囲 (pages) 99--104
刊行月 (month) 3
出版年 (year) 2013
Impact Factor (JCR)
URL
付加情報 (note)
注釈 (annote)
内容梗概 (abstract)
論文電子ファイル 利用できません.
BiBTeXエントリ
@article{id340,
         title = {確率的動作モデルを用いたオシレータベース真性乱数生成回路のワーストケース設計手法},
        author = {天木健彦 and 橋本昌宜 and 密山幸男 and 尾上孝雄},
       journal = {電子情報通信学会 VLSI設計技術研究会},
        number = {VLD2012-154},
         pages = {99--104},
         month = {3},
          year = {2013},
}