Detail of a work
Tweet | |
橋本昌宜, 小野寺秀俊, "パスバランス回路における遅延不確かさの統計的解析," 電子情報通信学会VLSI設計技術研究会(デザインガイア), VLD2000-72, 2000年11月. | |
ID | 155 |
分類 | 研究会・全国大会等 |
タグ | |
表題 (title) |
パスバランス回路における遅延不確かさの統計的解析 |
表題 (英文) |
|
著者名 (author) |
橋本昌宜,小野寺秀俊 |
英文著者名 (author) |
M. Hashimoto,H. Onodera |
編者名 (editor) |
|
編者名 (英文) |
|
キー (key) |
M. Hashimoto,H. Onodera |
書籍・会議録表題 (booktitle) |
電子情報通信学会VLSI設計技術研究会(デザインガイア) |
書籍・会議録表題(英文) |
|
巻数 (volume) |
|
号数 (number) |
VLD2000-72 |
ページ範囲 (pages) |
|
組織名 (organization) |
|
出版元 (publisher) |
|
出版元 (英文) |
|
出版社住所 (address) |
|
刊行月 (month) |
11 |
出版年 (year) |
2000 |
採択率 (acceptance) |
|
URL |
|
付加情報 (note) |
|
注釈 (annote) |
|
内容梗概 (abstract) |
|
論文電子ファイル | 利用できません. |
BiBTeXエントリ |
@inproceedings{id155, title = {パスバランス回路における遅延不確かさの統計的解析}, author = {橋本昌宜 and 小野寺秀俊}, booktitle = {電子情報通信学会VLSI設計技術研究会(デザインガイア)}, number = {VLD2000-72}, month = {11}, year = {2000}, } |