山口隼司, 橋本昌宜, 小野寺秀俊, "ゲート毎の電源電圧変動を考慮した静的遅延解析法," 電子情報通信学会 VLSI設計技術研究会, ICD2003-236/VLD2003-143, 2004年3月.
ID 126
分類 研究会・全国大会等
タグ
表題 (title) ゲート毎の電源電圧変動を考慮した静的遅延解析法
表題 (英文)
著者名 (author) 山口隼司,橋本昌宜,小野寺秀俊
英文著者名 (author) J. Yamaguchi,M. Hashimoto,H. Onodera
編者名 (editor)
編者名 (英文)
キー (key) J. Yamaguchi,M. Hashimoto,H. Onodera
書籍・会議録表題 (booktitle) 電子情報通信学会 VLSI設計技術研究会
書籍・会議録表題(英文)
巻数 (volume)
号数 (number) ICD2003-236/VLD2003-143
ページ範囲 (pages)
組織名 (organization)
出版元 (publisher)
出版元 (英文)
出版社住所 (address)
刊行月 (month) 3
出版年 (year) 2004
採択率 (acceptance)
URL
付加情報 (note)
注釈 (annote)
内容梗概 (abstract)
論文電子ファイル 利用できません.
BiBTeXエントリ
@inproceedings{id126,
         title = {ゲート毎の電源電圧変動を考慮した静的遅延解析法},
        author = {山口隼司 and 橋本昌宜 and 小野寺秀俊},
     booktitle = {電子情報通信学会 VLSI設計技術研究会},
        number = {ICD2003-236/VLD2003-143},
         month = {3},
          year = {2004},
}